1 | initial version |
UltraScale系列的FPGA的VERF管脚与7系列不一样,已经不能作为普通IO使用,而是成为专用管脚。UltraScale系列的VREF没有引到Prodigy connector。
VU DUAL LM:Dual VU上所有Prodigy connector和interconnection所涉及的bank的VREF管脚接法如下,也就是说是该bank的IO电压的一半。(比如Bank 44 Bank45 Bank 46的VREF44,VREF45,VREF46是Bank 44 Bank45 Bank 46 IO电压的一半。 譬如Bank44的IO电压是1.8V,那么VREF_44=0.9V)
2 | No.2 Revision |
UltraScale系列的FPGA的VERF管脚与7系列不一样,已经不能作为普通IO使用,而是成为专用管脚。UltraScale系列的VREF没有引到Prodigy connector。
1)VU DUAL LM:Dual VU上所有Prodigy :VU上所有Prodigy connector和interconnection所涉及的bank的VREF管脚接法如下,也就是说是该bank的IO电压的一半。(比如Bank 44 Bank45 Bank 46的VREF44,VREF45,VREF46是Bank 44 Bank45 Bank 46 IO电压的一半。
譬如Bank44的IO电压是1.8V,那么VREF_44=0.9V)
2)所有VREF上并联电阻都放在FPGA的背面,靠近对应的管脚放置。但是不建议客户自己换,因为一旦损坏不可逆。建议联系公司FAE处理。
3 | No.3 Revision |
UltraScale系列的FPGA的VERF管脚与7系列不一样,已经不能作为普通IO使用,而是成为专用管脚。UltraScale系列的VREF没有引到Prodigy connector。
1)VU LM:VU上所有Prodigy connector和interconnection所涉及的bank的VREF管脚接法如下,也就是说是该bank的IO电压的一半。(比如Bank 44 Bank45 Bank 46的VREF44,VREF45,VREF46是Bank 44 Bank45 Bank 46 IO电压的一半。 譬如Bank44的IO电压是1.8V,那么VREF_44=0.9V)
2)所有VREF上并联电阻都放在FPGA的背面,靠近对应的管脚放置。但是不建议客户自己换,因为一旦损坏不可逆。建议联系公司FAE处理。2)所有VREF上并联电阻都放在FPGA的背面,靠近对应的管脚放置。但是不建议客户自己换,因为一旦损坏不可逆。建议联系公司FAE处理。
3)VRP的PIN接法如下图
4 | No.4 Revision |
UltraScale系列的FPGA的VERF管脚与7系列不一样,已经不能作为普通IO使用,而是成为专用管脚。UltraScale系列的VREF没有引到Prodigy connector。
1)VU LM:VU上所有Prodigy connector和interconnection所涉及的bank的VREF管脚接法如下,也就是说是该bank的IO电压的一半。(比如Bank 44 Bank45 Bank 46的VREF44,VREF45,VREF46是Bank 44 Bank45 Bank 46 IO电压的一半。 譬如Bank44的IO电压是1.8V,那么VREF_44=0.9V)
2)所有VREF上并联电阻都放在FPGA的背面,靠近对应的管脚放置。但是不建议客户自己换,因为一旦损坏不可逆。建议联系公司FAE处理。
2)所有VREF上并联电阻都放在FPGA的背面,靠近对应的管脚放置。但是不建议客户自己换,因为一旦损坏不可逆。建议联系公司FAE处理。
3)VRP的PIN接法如下图